PCB布線減少高頻信號串?dāng)_的措施都有哪些?
- 發(fā)布時(shí)間:2022-09-07 13:57:44
- 瀏覽量:919
高頻電路布線要注意信號線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒有直接連接的信號線之間的耦合現(xiàn)象。PCB板層的參數(shù)、信號線的間距、驅(qū)動(dòng)端和接收端的電氣特性以及信號線端接方式對串?dāng)_都有一定的影響。
那么,PCB布線減少高頻信號串?dāng)_的措施都有哪些?今天深亞電子和大家一起來了解一下:
1、在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_;
2、若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾;
3、在布線空間許可的前提下,可加大相鄰信號線間的間距,減小信號線的平行長度;
4、如果同一層內(nèi)的平行走線無法避免,在相鄰兩個(gè)層,走線的方向相互垂直;
5、時(shí)鐘線宜用地線包圍起來,并多打地線孔來減少分布電容,從而減少串?dāng)_;
6、對高頻信號時(shí)鐘盡量使用低電壓差分時(shí)鐘信號并包地方式;
7、閑置不用的輸入端不要懸空,而是將其接地或接電源。
以上便是PCB布線減少高頻信號串?dāng)_的一些措施,希望對你有所幫助。
AD PCB封裝轉(zhuǎn)Allegro封裝或AD PCB轉(zhuǎn)Allegro PCB的過程
PCB(Printed Circuit Board)layout是指在設(shè)計(jì)印制電路板的過程中,對電子元器件及導(dǎo)電路徑進(jìn)行
從PCB制造工藝參數(shù)到Altium Designer(AD)規(guī)則設(shè)置的過程,是確保PCB設(shè)計(jì)滿足生產(chǎn)工藝要求的關(guān)鍵步驟。
PCB板的電感量,也即電感器(Inductor)的電感量,是表示電感器產(chǎn)生自感應(yīng)能力的一個(gè)物理量
A股PCB大企滬電股份斥資43億擴(kuò)產(chǎn), 前三季度凈利暴增93.94%!
免責(zé)聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對文章進(jìn)行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請作者在及時(shí)聯(lián)系本站,我們會盡快和您對接處理。