PCB設(shè)計(jì)是不是該去除孤銅?
- 發(fā)布時(shí)間:2022-08-31 14:09:29
- 瀏覽量:836
PCB設(shè)計(jì)的技巧需要注意很多問題,各個(gè)器件的兼容問題,以及成品問題等等都是需要考慮的重要因素。
那么PCB設(shè)計(jì)的時(shí)候是不是該去除孤銅?這個(gè)要以實(shí)際需求出發(fā),下面深亞將去除和保留的原因的點(diǎn)分別整理如下:
去除原因
● 會(huì)造成EMI問題。
● 增強(qiáng)搞干擾能力。
● 死銅沒什么用。
保留原因
● 去了有時(shí)大片空白不好看。
● 增加板子機(jī)械性能,避免出現(xiàn)受力不均彎曲的現(xiàn)象。
第一:我們不要孤銅(孤島),因?yàn)檫@個(gè)孤島在這里形成一個(gè)天線的效應(yīng),如果周圍的走線輻射強(qiáng)度大,會(huì)增強(qiáng)周圍的輻射強(qiáng)度;并且會(huì)形成天線的接受效應(yīng),會(huì)對(duì)周圍走線引入電磁干擾。
第二:我們可以刪除一些小面積的孤島。如果我們希望保留覆銅,應(yīng)該將孤島通過地孔與GND良好連接,形成屏蔽。
第三:高頻情況下,印刷電路板上的布線的分布電容會(huì)起作用,當(dāng)長度大于噪聲頻率相應(yīng)波長的1/20 時(shí),就會(huì)產(chǎn)生天線效應(yīng),噪聲就會(huì)通過布線向外發(fā)射,如果在PCB 中存在不良接地的覆銅話,覆銅就成了傳播噪音的工具,因此,在高頻電路中,千萬不要認(rèn)為,把地線的某個(gè)地方接了地,這就是“地線”,一定要以小于λ/20 的間距,在布線上打過孔,與多層板的地平面“良好接地”。如果把覆銅處理恰當(dāng)了,覆銅不僅具有加大電流,還起了屏蔽干擾的雙重作用。
第四通過打地孔,保留孤島的覆銅,不但能夠起到屏蔽干擾的作用,確實(shí)也可以防止PCB變形。以上就是PCB設(shè)計(jì)去除死銅解析,希望能給大家?guī)椭?/p>
現(xiàn)在你知道PCB設(shè)計(jì)是不是該去除孤銅了嗎?
AD PCB封裝轉(zhuǎn)Allegro封裝或AD PCB轉(zhuǎn)Allegro PCB的過程
PCB(Printed Circuit Board)layout是指在設(shè)計(jì)印制電路板的過程中,對(duì)電子元器件及導(dǎo)電路徑進(jìn)行
從PCB制造工藝參數(shù)到Altium Designer(AD)規(guī)則設(shè)置的過程,是確保PCB設(shè)計(jì)滿足生產(chǎn)工藝要求的關(guān)鍵步驟。
PCB板的電感量,也即電感器(Inductor)的電感量,是表示電感器產(chǎn)生自感應(yīng)能力的一個(gè)物理量
A股PCB大企滬電股份斥資43億擴(kuò)產(chǎn), 前三季度凈利暴增93.94%!
免責(zé)聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對(duì)文章進(jìn)行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請(qǐng)作者在及時(shí)聯(lián)系本站,我們會(huì)盡快和您對(duì)接處理。