pcb板設(shè)計,設(shè)計穩(wěn)定的電子產(chǎn)品需要注意事項
- 發(fā)布時間:2022-08-23 09:05:15
- 瀏覽量:751
電子產(chǎn)品的異常會受到靜電放電、電磁干擾或原理設(shè)計缺陷等多種因素的影響。所以如何設(shè)計穩(wěn)定的電子產(chǎn)品需要注意幾個方面。
首先,消除設(shè)計原則的缺陷
這一部分非常重要,尤其是當(dāng)外部接口電路需要低功耗設(shè)計時,應(yīng)該更加重視。例如,一把鑰匙通常被設(shè)計成在正常設(shè)計期間被拉至VDD,但是在低功耗設(shè)計期間需要連接至GND,并且在有動作時被拉至VDD。
除了為產(chǎn)品特性設(shè)計原理圖之外,選擇組件也很有幫助。如包裝、功耗、工作環(huán)境等都要考慮。
二、合理布局
這部分是一個技術(shù)或藝術(shù)問題。合理的布局要求系統(tǒng)設(shè)備內(nèi)單元的連接、位置和路由的合理安排。應(yīng)注意高速和低俗分離、模擬和數(shù)字分離以及遠(yuǎn)離核心元件的干擾源。注意盡可能短的高頻連接和盡可能小的接地電阻。我相信這對電子工程師來說是一本無窮無盡的書。這讓我想起一句話:性能優(yōu)異的印刷電路板是好產(chǎn)品,其布局是藝術(shù)品。
第三,做好屏蔽工作
平時設(shè)計的普通印刷電路板無需任何屏蔽系統(tǒng)即可正常工作。然而,如果你看一看手機、手機或其他通訊設(shè)備,你會發(fā)現(xiàn)關(guān)鍵的射頻電路經(jīng)常藏在法拉第籠下面。這是保護它的一種方法。
屏蔽作為抑制輻射干擾的一種有效方法,經(jīng)常被用于電磁干擾嚴(yán)重的重災(zāi)區(qū)。然而,屏蔽不是解決電磁干擾問題的唯一方法。隨之而來的問題是接地。只有屏蔽和接地一起使用,屏蔽才能發(fā)揮最大作用。如果沒有接地,電籠可能成為一個收集能量和發(fā)射更強電磁干擾的平板天線。
屏蔽包括電屏蔽、磁屏蔽和電磁屏蔽。不同的屏蔽技術(shù)采用不同的屏蔽設(shè)計方法,下面深亞電子繼續(xù)為您介紹:
通常選擇銅鋁合金作為電屏蔽的屏蔽材料,高頻屏蔽時需要在屏蔽罩表面鍍銀。就其形狀而言,通常選擇箱形以獲得良好的屏蔽性能。屏蔽罩不得穿孔,以免電場能量泄漏。如果由于某種原因(散熱)需要開口,開口的數(shù)量應(yīng)盡可能少,開口的面積應(yīng)盡可能小。
每個研究過電磁場的人都知道渦流在低頻磁場中屏蔽效果很小,通常需要高磁導(dǎo)率材料來屏蔽。屏蔽殼越厚,磁導(dǎo)率越高,磁屏蔽效果越好。磁屏蔽采用鋼板作為屏蔽罩,必要時可采用雙層屏蔽。
電磁屏蔽可采用與電屏蔽相同的方法,并可根據(jù)實際情況選擇合適的導(dǎo)電墊、梳狀簧片、屏蔽顯示窗等方法實現(xiàn)電磁密封。
“鈀銀焊盤”,它是一種采用鈀銀合金制成的焊盤
AD PCB封裝轉(zhuǎn)Allegro封裝或AD PCB轉(zhuǎn)Allegro PCB的過程
PCB(Printed Circuit Board)layout是指在設(shè)計印制電路板的過程中,對電子元器件及導(dǎo)電路徑進行
從PCB制造工藝參數(shù)到Altium Designer(AD)規(guī)則設(shè)置的過程,是確保PCB設(shè)計滿足生產(chǎn)工藝要求的關(guān)鍵步驟。
PCB板的電感量,也即電感器(Inductor)的電感量,是表示電感器產(chǎn)生自感應(yīng)能力的一個物理量
免責(zé)聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對文章進行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點或證實其內(nèi)容的真實性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請作者在及時聯(lián)系本站,我們會盡快和您對接處理。