廈門(mén)電容電阻起什么作用?
- 發(fā)布時(shí)間:2022-08-08 11:40:50
- 瀏覽量:659
(一)電容:
1.一般是過(guò)濾作用,比如比如電解電容可以過(guò)濾低頻,陶瓷電容可過(guò)濾高頻。,原理就是電容的通交隔直特性,電容對(duì)交流信號(hào)通路,信號(hào)頻率越高,阻抗越小,電容容量越大,阻抗越小,而對(duì)直流信號(hào)斷路。比如直流電源正負(fù)極接一個(gè)電容,對(duì)交流信號(hào)來(lái)說(shuō)相當(dāng)于短路,于是波動(dòng)信號(hào)就會(huì)通過(guò)這個(gè)電容而消耗掉,于是電壓就更穩(wěn)定,同理,如果在數(shù)字地接一電容,那么波動(dòng)信號(hào)就會(huì)通過(guò)它與地短接,流入地端,而不流入下一級(jí)電路。
2.由于正常情況下,并聯(lián)補(bǔ)償電容是帶電的,并用來(lái)補(bǔ)償線路中的無(wú)功功率,提高功率因數(shù),減少電的浪費(fèi)。當(dāng)設(shè)備或者線路需要維修時(shí),雖然電線或者設(shè)備已經(jīng)斷電了,但是這時(shí)候的補(bǔ)償電容由于是兩端還有一定的電壓,如果這時(shí)候人一旦碰到電容或者和電容相連的線路時(shí),人就會(huì)有觸電危險(xiǎn)。但是如果我們?cè)跀嚯姾螅媒拥鼐€把存儲(chǔ)在補(bǔ)償電容兩端的電經(jīng)過(guò)地線直接引入大地,這樣使得電容不帶電,從而保證維修人員的安全。
3.電容會(huì)充電放電的,接地也可以是放電過(guò)程,使電容器保持在一端了零電位。從而使電容容量達(dá)到最優(yōu)。
4.耦合電容,又稱電場(chǎng)耦合或靜電耦合。耦合電容器是使得強(qiáng)電和弱電兩個(gè)系統(tǒng)通過(guò)電容器耦合并隔離,提供高頻信號(hào)通路,阻止工頻電流進(jìn)入弱電系統(tǒng),保證人身安全。
電容耦合的作用是將交流信號(hào)從前一級(jí)傳到下一級(jí)。耦合的方法還有直接耦合和變壓器耦合的方法。直接耦合效率最高,信號(hào)又不失真,但是,前后兩級(jí)工作點(diǎn)的調(diào)整比較復(fù)雜,相互牽連。為了使后一級(jí)的工作點(diǎn)不受前一級(jí)的影響,就需要在直流方面把前一級(jí)和后一級(jí)分開(kāi),同時(shí),又能使交流信號(hào)從前一級(jí)順利的傳遞到后一級(jí),同時(shí)能完成這一任務(wù)的方法就是采用電容傳輸或者變壓器傳輸來(lái)實(shí)現(xiàn)。他們都能傳遞交流信號(hào)和隔斷直流,使前后級(jí)的工作點(diǎn)互不牽連。但不同的是,用電容傳輸時(shí),信號(hào)的相位要延遲一些,用變壓器傳輸時(shí),信號(hào)的高頻成分要損失一些。一般情況下,小信號(hào)傳輸時(shí),常用電容作為耦合元件,大信號(hào)或者強(qiáng)信號(hào)傳輸時(shí),常用變壓器作為耦合元件。
5.電容能抑制器件兩端電壓變化率,起緩沖作用。同理電感抑制器件兩端電流變化率,如整流電路中電感使導(dǎo)通角增大,續(xù)流二極管使輸出電壓平均值增大。
(二)電阻:
上拉電阻、下拉電阻的作用
所謂上,就是指高電平;所謂下,是指低電平。上拉,就是通過(guò)一個(gè)電阻將信號(hào)接電源,一般用于時(shí)鐘信號(hào)數(shù)據(jù)信號(hào)等。下拉,就是通過(guò)一個(gè)電阻將信號(hào)接地,一般用于保護(hù)信號(hào)。這是根據(jù)電路需要設(shè)計(jì)的,主要目的是為了防止干擾,增加電路的穩(wěn)定性。一般就是剛上電的時(shí)候,端口電壓不穩(wěn)定,為了讓他穩(wěn)定為高或低,就會(huì)用到上拉或下拉電阻。有些芯片內(nèi)部集成了上拉電阻,所以外部就不用上拉電阻了。但是有一些開(kāi)漏的,外部必須加上拉電阻。假如沒(méi)有上拉,時(shí)鐘和數(shù)據(jù)信號(hào)容易出錯(cuò),畢竟,CPU的功率有限,帶很多BUS線的時(shí)候,提供高電平信號(hào)有些吃力。而一旦這些信號(hào)被負(fù)載或者干擾拉下到某個(gè)電壓下,CPU無(wú)法正確地接收信息和發(fā)出指令,只能不斷地復(fù)位重啟。
假如沒(méi)有下拉,保護(hù)電路極易受到外界干擾,使CPU誤以為被保護(hù)對(duì)象出問(wèn)題而采取保護(hù)動(dòng)作,導(dǎo)致誤保護(hù)。
1.TTL驅(qū)動(dòng)CMOS時(shí),如果TTL輸出最低高電平低于CMOS最低高電平時(shí),提高輸出高電平
2 .OC門(mén)必須加上拉,提高電平值
3加大輸出的驅(qū)動(dòng)能力(單片機(jī)較常用)
4 CMOS芯片中(特別是門(mén)的芯片),為防靜電干擾,不用的引腳也不懸空,一般上拉,降低阻抗,提供泄荷通路
5 提高輸出電平,提高芯片輸入信號(hào)的噪聲容限,增強(qiáng)抗干擾
6 提高總線抗電磁能力,空腳易受電磁干擾
7 長(zhǎng)線傳輸中加上拉,是阻抗匹配抑制反射干擾
原則:
1 從節(jié)約功耗和芯片的電流、能力應(yīng)是電阻盡量大,R大,I小
2 從確保驅(qū)動(dòng)能力,應(yīng)當(dāng)電阻足夠小,R小,I大
3.對(duì)高速電路,加上拉可能邊沿平緩(上升時(shí)間延長(zhǎng))
PCB(Printed Circuit Board)layout是指在設(shè)計(jì)印制電路板的過(guò)程中,對(duì)電子元器件及導(dǎo)電路徑進(jìn)行
從PCB制造工藝參數(shù)到Altium Designer(AD)規(guī)則設(shè)置的過(guò)程,是確保PCB設(shè)計(jì)滿足生產(chǎn)工藝要求的關(guān)鍵步驟。
PCB板的電感量,也即電感器(Inductor)的電感量,是表示電感器產(chǎn)生自感應(yīng)能力的一個(gè)物理量
A股PCB大企滬電股份斥資43億擴(kuò)產(chǎn), 前三季度凈利暴增93.94%!
PCB插件孔設(shè)計(jì)規(guī)范
免責(zé)聲明:部分文章信息來(lái)源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對(duì)文章進(jìn)行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問(wèn)題,請(qǐng)作者在及時(shí)聯(lián)系本站,我們會(huì)盡快和您對(duì)接處理。