高速PCB一般布局、布線原則
- 發(fā)布時間:2022-10-09 08:52:51
- 瀏覽量:881
高速PCB布線涉及到的細(xì)節(jié)較多且更為靈活,以合理的布局為前提,配合布線基本原則,可以讓我們避免意想不到的信號完整性問題或時序問題——
合理選擇層數(shù)。高頻電路集成度較高,布線密度大,合理采用多層板可以利用中間層來設(shè)置屏蔽,更好地實現(xiàn)接地,有效降低寄生電感,縮短信號傳輸長度,降低信號間的交叉干擾等。
減少高速電路元器件引腳間引線的折彎。高頻線路最好采用全直線,在需要彎折時,可用45°折線或圓弧線,避免信號的折射;
縮短高頻引線長度;
減少高頻引線層間交疊。即減少走線過程中所用的過孔,一個過孔可帶來約0.5pf的分布電容,減少過孔數(shù)能降低對信號速度的影響;
注意信號線近距離布線時可能引入的交叉干擾,若無法避免平行分布,可在平行線的反面、線之間布置大面積的地線。實際操作中,層內(nèi)平行布線幾乎無法避免,但相鄰兩個層的布線方向必須為相互垂直,即相鄰兩層的走線方向分別進(jìn)行平行水平和垂直布線;
對特別敏感的信號線或局部單元進(jìn)行包地措施。如對時鐘單元進(jìn)行包地;
各類信號布線不能形成環(huán)路,也不能形成電流環(huán)路;
正確選擇單點接地和多點接地。低頻電路中,信號的工作頻率通常小于1MHz,此時布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因此采用單點接地的方式;高頻電路中,如當(dāng)信號大于10MHz時,地線阻抗將變得很大,此時應(yīng)采用多點接地方式,降低接地阻抗。關(guān)于地線的設(shè)計,還需留意盡量加粗地線,地線太細(xì)會導(dǎo)致接地電位隨電流的變化而變化,若有可能,地線家村至能通過3倍于PCB的允許電流,另,將接地系統(tǒng)構(gòu)成閉環(huán)路也能縮小電位差
AD PCB封裝轉(zhuǎn)Allegro封裝或AD PCB轉(zhuǎn)Allegro PCB的過程
PCB(Printed Circuit Board)layout是指在設(shè)計印制電路板的過程中,對電子元器件及導(dǎo)電路徑進(jìn)行
從PCB制造工藝參數(shù)到Altium Designer(AD)規(guī)則設(shè)置的過程,是確保PCB設(shè)計滿足生產(chǎn)工藝要求的關(guān)鍵步驟。
PCB板的電感量,也即電感器(Inductor)的電感量,是表示電感器產(chǎn)生自感應(yīng)能力的一個物理量
A股PCB大企滬電股份斥資43億擴(kuò)產(chǎn), 前三季度凈利暴增93.94%!
免責(zé)聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對文章進(jìn)行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點或證實其內(nèi)容的真實性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請作者在及時聯(lián)系本站,我們會盡快和您對接處理。