西門子和聯(lián)華電子就 3D IC 混合鍵合工作流程展開合作
- 發(fā)布時間:2022-09-28 15:50:14
- 瀏覽量:857
西門子與聯(lián)華電子合作,為聯(lián)華電子的晶圓上晶圓和晶圓上芯片技術(shù)開發(fā)和實施新的多芯片 3D IC 規(guī)劃、組裝驗證和 PEX 工作流程。
Siemens Digital Industries Software 與 United Microelectronics Corp. (UMC) 合作,為 UMC 的晶圓上晶圓和芯片開發(fā)和實施新的多芯片 3D 集成電路 (IC) 規(guī)劃、組裝驗證和寄生參數(shù)提取 (PEX) 工作流程。晶圓上技術(shù)。UMC 計劃很快將這一新流程提供給其全球客戶名單。
通過在單個封裝器件中堆疊硅芯片或小芯片,公司可以在相同或更小的芯片面積上實現(xiàn)多個器件的功能。與在 PCB 上布局多個芯片的傳統(tǒng)配置相比,這不僅節(jié)省了空間,而且使公司能夠以更低的功耗實現(xiàn)更高的系統(tǒng)性能和功能。
“我們很高興能夠為我們的客戶提供強(qiáng)大且經(jīng)過驗證的代工設(shè)計套件和相關(guān)工作流程,他們可以使用它來驗證他們的堆疊設(shè)備設(shè)計,并幫助糾正芯片對齊和連接,同時提取組裝寄生參數(shù)以用于信號完整性仿真,”聯(lián)華電子設(shè)備技術(shù)開發(fā)和設(shè)計支持副總裁 Osbert Cheng 說。“我們共同的客戶對高性能計算、RF 和 AIoT 等應(yīng)用的 3D IC 解決方案越來越感興趣,與西門子的合作有助于加快其集成產(chǎn)品設(shè)計的上市時間。”
UMC 開發(fā)了新的混合鍵合 3D 布局與原理圖 (LVS) 驗證和寄生提取工作流程,使用 Siemens 的 XPEDITION Substrate Integrator 軟件進(jìn)行設(shè)計規(guī)劃和組裝,以及 Siemens 的 Calibre 3DSTACK 軟件進(jìn)行芯片間連接檢查,Calibre nmDRC 軟件、Calibre nmLVS 軟件和 Calibre xACT 軟件,用于 IC 和芯片間擴(kuò)展物理和電路驗證任務(wù)。
Siemens Digital Industries Software 電子板系統(tǒng)高級副總裁 AJ Incorvaia 表示:“西門子很高興繼續(xù)與 UMC 合作,這再次為我們共同的客戶帶來了巨大的利益。” “隨著這些客戶繼續(xù)開發(fā)更復(fù)雜的設(shè)計,聯(lián)華電子和西門子隨時準(zhǔn)備提供客戶所需的高級工作流程,以幫助將這些日益復(fù)雜的設(shè)計變?yōu)楝F(xiàn)實。”
免責(zé)聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負(fù)責(zé)對文章進(jìn)行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點或證實其內(nèi)容的真實性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請作者在及時聯(lián)系本站,我們會盡快和您對接處理。